第一篇
軟件無(wú)線電系統(tǒng)概述及仿真
1. 軟件無(wú)線電系統(tǒng)概述
2. 軟件無(wú)線電的三種結(jié)構(gòu)形式
3. SignalTAP II 的設(shè)計(jì)方法和技巧
4. 邏輯分析儀仿真設(shè)計(jì)
第二篇 基于FPGA/CPLD的數(shù)據(jù)采集系統(tǒng)工程應(yīng)用與工程課題實(shí)訓(xùn)
1. Nyquist采樣以及可以實(shí)現(xiàn)頻譜搬移的帶通采樣(欠采樣)
2. 如何通過(guò)帶通采樣實(shí)現(xiàn)下變頻
3. 在實(shí)時(shí)通信系統(tǒng)中如何選取適當(dāng)?shù)牟蓸宇l率去除混疊信號(hào)
4. 基于FPGA/CPLD的帶通采樣(欠采樣)工程應(yīng)用以及工程課題實(shí)訓(xùn)
第三篇 基于FPGA/CPLD的數(shù)字濾波器工程應(yīng)用與工程課題實(shí)訓(xùn)
1. CIC濾波器算法原理
2. 基于FPGA/CPLD的濾波器工程應(yīng)用以及工程課題實(shí)訓(xùn)
3. 基于FPGA/CPLD的高斯白噪聲信號(hào)工程應(yīng)用以及工程課題實(shí)訓(xùn)
4. 乘累加結(jié)構(gòu)以及分布式算法的FIR數(shù)字濾波器
5. MATLAB如何產(chǎn)生濾波器系數(shù)
6. 基于FPGA/CPLD的FIR數(shù)字濾波器工程應(yīng)用以及工程課題實(shí)訓(xùn)
7. 基于FPGA/CPLD的高斯濾波器工程應(yīng)用以及工程課題實(shí)訓(xùn)
第四篇 基于FPGA/CPLD的數(shù)字上下變頻工程應(yīng)用與工程課題實(shí)訓(xùn)
1. 基于FPGA/CPLD的載波NCO產(chǎn)生原理與工程應(yīng)用
2. 基于FPGA/CPLD的數(shù)字上變頻原理與工程應(yīng)用
3. 基于FPGA/CPLD的數(shù)字下變頻原理與工程應(yīng)用
4. 基于FPGA/CPLD的數(shù)字上下變頻工程課題實(shí)訓(xùn)
第五篇 基于FPGA/CPLD的數(shù)字調(diào)制解調(diào)工程應(yīng)用與工程課題實(shí)訓(xùn)
1. 數(shù)字調(diào)制解調(diào)的基本原理、設(shè)計(jì)方法以及影響選擇數(shù)字調(diào)制方式的因素
2. 基于FPGA/CPLD的BPSK調(diào)制解調(diào)工程應(yīng)用
3. 基于FPGA/CPLD的BPSK調(diào)制解調(diào)工程實(shí)驗(yàn)
4. 基于FPGA/CPLD的ASK調(diào)制解調(diào)工程應(yīng)用以及工程課題實(shí)訓(xùn)
5. 基于FPGA/CPLD的PSK調(diào)制解調(diào)工程應(yīng)用以及工程課題實(shí)訓(xùn)
6. 基于FPGA/CPLD的MSK調(diào)制解調(diào)工程應(yīng)用以及工程課題實(shí)訓(xùn)
7. 基于FPGA/CPLD的GMSK調(diào)制解調(diào)工程應(yīng)用以及工程課題實(shí)訓(xùn)
第六篇 基于FPGA/CPLD的單頻正弦信號(hào)產(chǎn)生工程應(yīng)用與工程課題實(shí)訓(xùn)
1. 單頻正弦信號(hào)產(chǎn)生工作原理
2. 單頻正弦信號(hào)產(chǎn)生工程應(yīng)用
3. 單頻正弦信號(hào)產(chǎn)生實(shí)驗(yàn)
第七篇 偽隨機(jī)m序列產(chǎn)生和高斯白噪聲信號(hào)產(chǎn)生工程應(yīng)用與工程課題實(shí)訓(xùn)
1. 基于FPGA/CPLD的偽隨機(jī)m序列產(chǎn)生工程應(yīng)用與工程課題實(shí)訓(xùn)
2. 基于FPGA/CPLD的高斯白噪聲信號(hào)產(chǎn)生工程應(yīng)用與工程課題實(shí)訓(xùn)
3. 基于FPGA/CPLD的高斯白噪聲信號(hào)產(chǎn)生實(shí)驗(yàn)
第八篇 基于FPGA/CPLD的多速率信號(hào)處理工程應(yīng)用與工程課題實(shí)訓(xùn)
1. 多速率信號(hào)處理概述以及取樣率變換性質(zhì)
2. 基于FPGA/CPLD的抽取工程應(yīng)用以及工程課題實(shí)訓(xùn)
3. 基于FPGA/CPLD的插值工程應(yīng)用以及工程課題實(shí)訓(xùn)
第九篇 基于FPGA/CPLD的同步技術(shù)工程應(yīng)用與工程課題實(shí)訓(xùn)
1. 基于FPGA/CPLD的載波同步工程應(yīng)用與工程課題實(shí)訓(xùn)
2. 基于FPGA/CPLD的位(碼元)同步工程應(yīng)用與工程課題實(shí)訓(xùn)
3. 基于FPGA/CPLD的幀同步工程應(yīng)用與工程課題實(shí)訓(xùn)
第十篇 項(xiàng)目實(shí)訓(xùn) 項(xiàng)目名稱:基于BPSK調(diào)制解調(diào)的高速數(shù)字化無(wú)線通信系統(tǒng) 核心技術(shù):碼NCO、成形濾波器、載波NCO、高斯白噪聲、數(shù)字下變頻、BPSK調(diào)制解調(diào)、CIC濾波器、載波環(huán)跟蹤(科斯塔斯Costas環(huán))、數(shù)字上變頻、高斯濾波、抽取、插值、低通濾波。(注:這些核心技術(shù)全部是通過(guò)軟件編程的方式實(shí)現(xiàn))
項(xiàng)目主要內(nèi)容:
該通信系統(tǒng)有兩部分組成,一部分為高速數(shù)字化無(wú)線通信發(fā)射機(jī),一部分為高速數(shù)字化無(wú)線通信接收機(jī)。 在基于FPGA設(shè)計(jì)的高速數(shù)字化無(wú)線通信發(fā)射機(jī)中,信源碼經(jīng)過(guò)低通濾波等變換后進(jìn)行BPSK調(diào)制,然后再通過(guò)數(shù)字上變頻將基帶信號(hào)混頻到中頻信號(hào),再經(jīng)過(guò)濾波后送D/A轉(zhuǎn)換器輸出射頻信號(hào)。以上這些工作全部是在FPGA內(nèi)通過(guò) |