課程背景 xilinx(賽靈思) Spartan-6 FPGA 視頻處理培訓(xùn)班 |
xilinx(賽靈思) Spartan-6 FPGA對(duì)性能和靈活性進(jìn)行了理想的結(jié)合,可滿足標(biāo)準(zhǔn)和高分辨率圖像處理、視頻分析、多通道視頻編碼等方面的要求,實(shí)現(xiàn)更快速更高效的視頻傳輸。
利用基于嵌入式DSP邏輯片實(shí)現(xiàn)的高度并行架構(gòu),基于xilinx(賽靈思) Spartan-6
FPGA開(kāi)發(fā)的系統(tǒng)能夠以全幀速率處理原始分辨率的圖像數(shù)據(jù)。 同時(shí)還可利用經(jīng)濟(jì)的可定制MicroBlaze
軟處理器實(shí)現(xiàn)領(lǐng)先的視頻分析功能。 Spartan-6 FPGA不僅支持這些先進(jìn)功能,同時(shí)還比前一代解決方案成本可降低多達(dá)33%,采用先進(jìn)的功率管理和以太網(wǎng)供電技術(shù),功耗也可降低多達(dá)50%。 |
課程目標(biāo) |
培養(yǎng)學(xué)員迅速掌握和使用xilinx(賽靈思) Spartan-6進(jìn)行工業(yè)級(jí)和消費(fèi)方面的視頻開(kāi)發(fā),能進(jìn)行視頻處理方案的硬件設(shè)計(jì),并且解決FPGA產(chǎn)品開(kāi)發(fā)過(guò)程中的常見(jiàn)問(wèn)題,掌握基于Spartan-6的視頻處理系統(tǒng)的設(shè)計(jì)和調(diào)試方法。 |
培養(yǎng)對(duì)象 |
FPGA系統(tǒng)的軟件和硬件開(kāi)發(fā)工程師;電子類(lèi)專(zhuān)業(yè)的大學(xué)生和研究生;電子產(chǎn)品設(shè)計(jì)愛(ài)好者。 |
入學(xué)要求 |
學(xué)員學(xué)習(xí)本課程應(yīng)具備下列基礎(chǔ)知識(shí):
◆電路系統(tǒng)的基本概念。 |
班級(jí)規(guī)模及環(huán)境--熱線:4008699035 手機(jī):15921673576/13918613812( 微信同號(hào)) |
堅(jiān)持小班授課,為保證培訓(xùn)效果,增加互動(dòng)環(huán)節(jié),每期人數(shù)限3到5人。 |
上課時(shí)間和地點(diǎn) |
上課地點(diǎn):【上海】:同濟(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號(hào)線白銀路站) 【深圳分部】:電影大廈(地鐵一號(hào)線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(hào)(中和大道) 【沈陽(yáng)分部】:沈陽(yáng)理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
近開(kāi)課時(shí)間(周末班/連續(xù)班/晚班):Spartan-6開(kāi)課時(shí)間:2024年11月18日.....(請(qǐng)抓緊報(bào)名) |
實(shí)驗(yàn)設(shè)備 |
☆資深工程師授課
☆注重質(zhì)量
☆邊講邊練
☆合格學(xué)員免費(fèi)推薦工作
專(zhuān)注高端培訓(xùn)17年,曙海提供的課程得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力
得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。
★實(shí)驗(yàn)設(shè)備請(qǐng)點(diǎn)擊這兒查看★ |
新優(yōu)惠 |
◆在讀學(xué)生憑學(xué)生證,可優(yōu)惠500元。
同時(shí)報(bào)選《FPGA應(yīng)用設(shè)計(jì)高級(jí)班》,即享受優(yōu)惠! |
質(zhì)量保障 |
1、培訓(xùn)過(guò)程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽(tīng);
2、培訓(xùn)結(jié)束后免費(fèi)提供半年的技術(shù)支持,充分保證培訓(xùn)后出效果;
3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會(huì)。 |
課程進(jìn)度安排 |
課程大綱 |
第一階段 |
Unit
1:Spartan-6 FPGA Overview
Unit 2: CLB Architecture
Unit 3: CLB Resources
Unit 4: Memory Resources
Unit 5: DSP Resources
Unit 6: Lab 2: DSP Resources
Unit 7: Basic I/O Resources
Unit 8: Spartan-6 FPGA I/O Resources
Unit 9: Lab 3: I/O Resources
|
第二階段 |
Unit 10: Basic Clocking
Resources
Unit 11: Spartan-6 FPGA Clocking Resources
Unit 12: Lab 4: Clocking Resources
Unit 13: Memory Controllers
Unit 14: HDL Coding Techniques
Unit 15: Lab 5: HDL Coding Techniques
Unit 16: Dedicated Hardware |